高速缓冲存储器的作用是什么?
缓存是一个小的高速区域内存。原始设计是减少或删除CPU和主内存之间的快速差异。
通常,缓存存储器由高速SRAM组成,主内存由DRAM组成,该DRAM由DRAM设计,这是在接触缓存和主内存之间设计的。
它可以从其活动的原则开始,以便更清楚地理解高速缓存内存链。
缓存内存存储最近可以从CPU访问的数据和程序代码的副本。
该机制可以显着减少CPU使用主内存的次数。
此外,缓存存储器的设计使用数据命中。
如果所需的信息位于缓存中,我们将此条目称为“命中”。
互动,如果缓存中不需要信息,则称为“ MISS”。
现代缓存通常用于改善pronds和更换政策。
重要的是要注意,缓存内存设计不仅是速度,而且是对电力和成本的关注。
当缓存内存的能力和结构,可以将缓存的性能和结构至少最小化至少能耗和成本。
这是一个缓存内存应用程序,服务器,服务器,嵌入式系统等。
广泛用于多种多样。
通过获取高速信息,它可以显着提高系统的主要性能和现代计算机架构的重要组成部分。
cache的作用是什么
缓存可以显着提高访问处理器到达主内存的速度。缓存内存(缓存)是主内存和CPU之间存在的主要内存。
缓存的内存具有相对较低的容量,但其速度远高于主内存的速度,并且接近CPU的速度。
缓存内存通常由高速度内存,关联内存,替换逻辑电路和相应的控制线组成。
当中央处理器访问主内存的单元时,计算机设备会自动传输单元的,包括缓存内存中的单元,中央处理器将在刚被传输到缓存内存的整个单元中访问主内存单元。
大多数中央处理器可以通过访问缓存内存来代替,以便可以大大改进处理计算机系统的过程。
缓存原理简介。
如果CPU必须使用程序或数据,则必须将其放置在主内存(内存)中,也就是说,CPU仅将数据与主内存交换,因此主内存的速度在很大程度上决定了系统执行的速度。
在比赛中,该程序生成的地址通常集中在短时间间隔中的记忆中的非常小的地址空间范围内。
说明地址最初是连续分发的,并且必须多次执行循环程序块和子crum块,以便自然地访问这些地址的自然倾向于及时分发。
分配要集中数据的趋势并不像程序的趋势那样明显,但是表的存储和访问以及工作单元的选择可以使内存地址相对集中。
引用上述:百度百科全书 - 缓存